Skip to main content

SoC Contingut Arquitectura Procés de disseny Fabricació Vegeu també Referències Enllaços externs Menú de navegacióBoardThe why, where and what of low-power SoC designarticleID = 159901628 The Great Debat: SOC vs. SIPCarroll & Heiser (2010) "An Analysis of Power Consumption in a Smartphone", UsenixIs verification really 70 percent?Tektronix hopes to shake up ASIC prototypingSOCCLa tecnologia System-on-chip en la seva majoria d'edatOptimització d'energia a nivell de sistema (System-level power optimization)Battery Board (BB) per System-on-ChipsApplication Processor3G en un xip

MicrocontroladorsArquitectura de computadors


ordinadorinformàticelectròniccircuit integratsenyal digitalsenyal analògicanalògicadigitalradiofreqüènciacomunicació sense filsWi-FiBluetoothsistemes embegutsmicrocontroladorKilobytesmemòriaRAMmemòriesmicrocontroladorKilobytesxipprocessadorsxipmemòriaxipSystem-in-packagexipsmòbilsBoardOMAPTexas Instrumentspackage-on-packageBGABall Grid Arraybusosmemòriamicrocontroladorsestàndardsbusosespecificació AMBAbusARM LtdDMAinterfíciesvolum de treballmaquinariprogramarimicrocontroladorprocessadorDSPperifèricsportsmaquinariprogramarimaquinaricontroladorsprogramarifamílies de protocols d'Internetuniversals U niversal S erm B usmaquinariCADels mòduls de programariIDESDEmaquinariFPGAprogramarimemòriadepuratssimulacióFPGAssimulacióposicionament i encaminatCADxipsverificació funcionalcicle de vidaHDLsVerilogVHDLverificacióxipsHDLsSystemVerilogSystemCOpenVerabugsverificacióxipVLSIxipxipsNRENRE












SoC




De Viquipèdia






Salta a la navegació
Salta a la cerca





AMD Geode és un exemple d'un system-on-a-xip basat en l'arquitectura x86


System-on-a-chip o SoC (traduït seria sistema en un xip), descriu la tendència cada vegada més freqüent d'usar tecnologies de fabricació que integren tots o gran part dels mòduls components d'un ordinador o qualsevol altre sistema informàtic o electrònic en un únic circuit integrat o xip. El disseny d'aquests sistemes pot estar basat en circuits de senyal digital, senyal analògic, o fins i tot de senyal mixta (tant analògica com digital), i sovint mòduls o sistemes de radiofreqüència (mòduls de comunicació sense fils: Wi-Fi, Bluetooth, etc.). Un àmbit comú d'aplicació de la tecnologia SoC són els sistemes embeguts.


Les diferència principal d'un SoC amb un microcontrolador tradicional no ha de passar per alt, ja que aquests poques vegades disposen de més de 100 Kilobytes de memòria RAM (de fet, el més freqüent és que les memòries d'un microcontrolador només consti (n) d'uns pocs Kilobytes), i gran part d'aquests són estructures mono-xip, mentre que el terme SoC és usat per processadors més potents i complexos, com són els dels ordinadors actuals, i que depenen de xip sobre mòduls de memòria externs per ser eficaços.[1] Per a sistemes més grans i complexos seria impropi parlar de SoCs, convertint-se el terme, en aquest cas, en una mera referència o directiva seguir que la pròpia realitat d'aquests:


Augmentar la integració en un mateix xip amb l'objectiu de reduir costos i construir sistemes cada vegada més reduïts (capaços del mateix o més que sistemes més antics i voluminosos).

Resultaria impropi, principalment, perquè els interessos de la majoria dels projectes desenvolupats en aquesta àrea fixen els seus objectius en dissenys tan específics i complexos que no solen permetre-a causa del cost d'aquests-la implementació de tot el sistema en un sol xip.
Aquests solen ser dissenyats expressament per a una optimització en la realització d'un (o més) dels processos que suposen gran part de la rutina de funcionament.


Una alternativa al disseny i fabricació d'un SoC-quan això no sigui rendible, per exemple-per a una determinada aplicació és un sistema System-in-package (o SiP), que comprèn un nombre determinat de xips acoblats en un de sol. Tot i això, s'estima que la fabricació en gran volum de SoCs serà més rendible que la de sistemes SiP, pel fet que el rendiment de fabricació unitari per a un SoC és gran i el seu muntatge i empaquetat molt més senzills.[2]


Una tercera opció en la integració de sistemes electrònics, present per exemple en telèfons mòbils d'alta gamma, o el Board (un senzill ordinador de baixa potència basat en el processador OMAP de Texas Instruments), és l'apilament de diferents plaques de circuits al ensamblar el sistema (package-on-package, o POP). Consisteix, bàsicament, en la soldadura de la placa principal-la que conté el processador-amb plaques superiors i inferiors mitjançant un entramat d'esferes metàl·liques ( BGA, Ball Grid Array) en forma d'anell. Aquestes proporcionen consistència a l'estructura en forma de sandvitx alhora que interconnecten el processador (i altres components principals) amb els busos de memòria situada a una placa diferent apilades sota o sobre la principal. Normalment aquestes plaques són fabricades i distribuïdes per diferents empreses que les que dissenyen microcontroladors, microprocessadors i SoCs.[3]




Contingut





  • 1 Arquitectura


  • 2 Procés de disseny


  • 3 Fabricació


  • 4 Vegeu també


  • 5 Referències


  • 6 Enllaços externs




Arquitectura


Un SoC estàndard està constituït per:


  • Un microcontrolador, microprocessador o nucli DSP. Alguns SoCs - anomenats MultiProcessor System-on-Chip (MPSoC) - són construïts amb microprocessadors dotats de diversos nuclis o bé més d'un microprocessador.

  • Mòduls de memòria incloent part o tots els tipus de memòria a continuació llistats: ROM (memòria de només lectura), RAM (memòria d'accés aleatori), EEPROM (memòria de només lectura programable i esborrable electrònicament) i Flash (memòries NAND d'accés molt ràpid en comparació amb els tradicionals-encara avui molt usats-suports magnètics).

  • Generadors de freqüència fixa com ara oscil·lador si/o llaços de seguiment de fase o PLL s.

  • Components perifèrics com comptadors-temporitzadors, temporitzador sobre rellotges a temps real i generadors PEL (power-on reset, dispositius que reajusten el sistema en rebre senyal positiu, permetent a un sistema electrònic arrencar des d'un estat conegut).


  • Interfícies externes incloent estàndards com USB, IEEE 1394/Firewire, Ethernet, USART, o SPI.


  • Interfícies analògiques incloent ADCS i DACs.


  • Reguladors de voltatge i circuits de Power Management.

Aquests mòduls estan interconnectats d'acord a estàndards industrials de connexió de busos com també a tecnologies propietàries com ara l'especificació AMBA, arquitectura de bus dissenyada per ARM Ltd.
Controladors DMA dedicats dirigeixen la informació entre interfícies externes i la memòria principal, evitant el pas innecessari d'aquesta a través del processador i incrementant així el volum de treball del SoC.




System-on-a-Chip basat en un microcontrolador



Procés de disseny


Un SoC està constituït, d'una banda, l'maquinari amunt descrit, i per una altra del programari que gestiona els (o els) nucli (s) del microcontrolador, processador, o DSP, a més dels perifèrics i ports o interfícies. Una bona planificació del disseny d'un SoC tractarà de desenvolupar paral·lelament l'arquitectura física o maquinari i el programari.


La majoria de SoCs són desenvolupats a partir de mòduls de maquinari bàsics prèviament testejats per a la construcció de diversos elements (llistats anteriorment) més complexos juntament amb els controladors de programari que proporcionen les instruccions per al seu maneig. De gran importància són les famílies de protocols d'Internet que manegen interfícies universals com el famós U niversal S erm B us. Els mòduls de maquinari es posicionen sobre les plaques de la manera més òptima (compactant en l'espai disponible la major quantitat possible de components) amb ajuda d'eines CAD, permetent elaborar un disseny previ de l'arquitectura que es desitja fabricar sense cost addicional. Al seu torn, els mòduls de programari s'implementen en el sistema final usant potents eines de desenvolupament, conegudes com a IDE i SDE.


Un pas clau en la confecció del SoC és l'emulació: el maquinari es mapa tal com serà fabricat en una plataforma d'emulació basada en un FPGA, que reprodueix fidelment el comportament del SoC, per tal de testejar els mòduls de programari. Per això, aquests són carregats a la memòria volàtil de l'emulador. Un cop posada a punt, la plataforma és posada en funcionament: tant el maquinari com el programari rèpliques del futur SoC arrenquen per ser testejats i depurats sota les condicions més pròximes a la màxima velocitat de treball del SoC. (L'emulació va generalment precedida d'una àmplia simulació per programari, de fet, els FPGAs són usats principalment per accelerar alguna part concreta del procés de simulació).


Després de l'emulació satisfactòria del maquinari del SoC, es procedeix a la fase de posicionament i encaminat de la circuiteria (per a això s'utilitzen aplicacions CAD, com ja s'ha dit abans), obtenint el disseny més òptim per a la seva fabricació en sèrie.


Els xips són testejats i verificats per possibles correccions lògiques abans d'enviar a fosa definitivament. Aquesta tasca s'anomena verificació funcional, i garanteix uns correctes funcionament, temps d'operació i energia consumida, durant gran part del seu cicle de vida (encara que el percentatge del 70% sovint assegurat pel fabricant és exagerat).[4]


HDLs com Verilog o VHDL són eines comunament usades en el procés de verificació. A causa de la creixent complexitat dels xips, s'estan començant a usar HDLs més avançats com són SystemVerilog, SystemC, i (llenguatge de verificació), o OpenVera. Els bugs trobats durant la verificació són redactats en un informe enviat al dissenyador, per la seva corresponent reparació.




Diagrama de flux que il·lustra el procés de disseny d'un System-on-a-Chip



Fabricació


Els SoCs poden ser fabricats utilitzant diferents tecnologias, incloent:



  • Disseny a mida (Full Custom)


  • Disseny basat en Cel·les Estàndard (Standard Cell)

  • Disseny basat en 'Field-programmable gate array' so FPGAs

Un SoC normalment consumeix menys energia, té un cost inferior i una major fiabilitat que els sistemes multi-xip als que acaben reemplaçant. Així doncs, amb menys peces necessàries per al sistema, els costos de material i acoblament es veuen reduïts.[5]


Tanmateix, com en molts projectes VLSI, el cost total inicial és superior per a un xip més gran que per a la mateixa funcionalitat distribuïda en xips més petits, a causa a rendiments més baixos per la reduïda grandària de la tecnologia de fabricació, més propensa a errors, i uns costos NRE més elevats (els costos NRE poden entendre com la inversió inicial per al desenvolupament, investigació, fabricació i testeig d'un producte nou, capital susceptible de no ser recuperat en no estar assegurat el volum mínim de vendes per a la rendibilitat del producte).



Vegeu també


  • PSoC

  • Network-On-Chip


Referències




  1. Pete Bennett, EE Times. "The why, where and what of low-power SoC design." December 2, 2004. Retrieved July 28, 2015.


  2. articleID = 159901628 The Great Debat: SOC vs. SIP. Eetimes.com. 


  3. Carroll & Heiser (2010) "An Analysis of Power Consumption in a Smartphone", Usenix


  4. Is verification really 70 percent?. Eetimes.com. 


  5. Brian Bailey, EE Times. "Tektronix hopes to shake up ASIC prototyping." October 30, 2012. Retrieved July 28, 2015.




Enllaços externs



  • SOCC Annual IEEE International SOC Conference

  • La tecnologia System-on-chip en la seva majoria d'edat

  • Optimització d'energia a nivell de sistema (System-level power optimization)

  • Battery Board (BB) per System-on-Chips

  • Application Processor


  • 3G en un xip de Broadcom




Obtingut de «https://ca.wikipedia.org/w/index.php?title=SoC&oldid=19912791»










Menú de navegació


























(window.RLQ=window.RLQ||[]).push(function()mw.config.set("wgPageParseReport":"limitreport":"cputime":"0.092","walltime":"0.106","ppvisitednodes":"value":572,"limit":1000000,"ppgeneratednodes":"value":0,"limit":1500000,"postexpandincludesize":"value":2061,"limit":2097152,"templateargumentsize":"value":704,"limit":2097152,"expansiondepth":"value":5,"limit":40,"expensivefunctioncount":"value":0,"limit":500,"unstrip-depth":"value":0,"limit":20,"unstrip-size":"value":2927,"limit":5000000,"entityaccesscount":"value":0,"limit":400,"timingprofile":["100.00% 20.409 1 Plantilla:Referències","100.00% 20.409 1 -total"," 60.33% 12.312 2 Plantilla:Ref-llibre"],"cachereport":"origin":"mw1334","timestamp":"20190411052718","ttl":2592000,"transientcontent":false);mw.config.set("wgBackendResponseTime":130,"wgHostname":"mw1248"););

Popular posts from this blog

Oświęcim Innehåll Historia | Källor | Externa länkar | Navigeringsmeny50°2′18″N 19°13′17″Ö / 50.03833°N 19.22139°Ö / 50.03833; 19.2213950°2′18″N 19°13′17″Ö / 50.03833°N 19.22139°Ö / 50.03833; 19.221393089658Nordisk familjebok, AuschwitzInsidan tro och existensJewish Community i OświęcimAuschwitz Jewish Center: MuseumAuschwitz Jewish Center

Valle di Casies Indice Geografia fisica | Origini del nome | Storia | Società | Amministrazione | Sport | Note | Bibliografia | Voci correlate | Altri progetti | Collegamenti esterni | Menu di navigazione46°46′N 12°11′E / 46.766667°N 12.183333°E46.766667; 12.183333 (Valle di Casies)46°46′N 12°11′E / 46.766667°N 12.183333°E46.766667; 12.183333 (Valle di Casies)Sito istituzionaleAstat Censimento della popolazione 2011 - Determinazione della consistenza dei tre gruppi linguistici della Provincia Autonoma di Bolzano-Alto Adige - giugno 2012Numeri e fattiValle di CasiesDato IstatTabella dei gradi/giorno dei Comuni italiani raggruppati per Regione e Provincia26 agosto 1993, n. 412Heraldry of the World: GsiesStatistiche I.StatValCasies.comWikimedia CommonsWikimedia CommonsValle di CasiesSito ufficialeValle di CasiesMM14870458910042978-6

Typsetting diagram chases (with TikZ?) Announcing the arrival of Valued Associate #679: Cesar Manara Planned maintenance scheduled April 17/18, 2019 at 00:00UTC (8:00pm US/Eastern)How to define the default vertical distance between nodes?Draw edge on arcNumerical conditional within tikz keys?TikZ: Drawing an arc from an intersection to an intersectionDrawing rectilinear curves in Tikz, aka an Etch-a-Sketch drawingLine up nested tikz enviroments or how to get rid of themHow to place nodes in an absolute coordinate system in tikzCommutative diagram with curve connecting between nodesTikz with standalone: pinning tikz coordinates to page cmDrawing a Decision Diagram with Tikz and layout manager